我們擅長商業(yè)策略與用戶體驗(yàn)的完美結(jié)合。
歡迎瀏覽我們的案例。
自博通(Broadcom)官網(wǎng)獲悉,博通公司宣布推出其3.5D eXtreme Dimension系統(tǒng)級(jí)(XDSiP)封裝平臺(tái)技術(shù)。這是業(yè)界首個(gè)3.5D F2F封裝技術(shù),在單一封裝中集成超過6000mm²的硅芯片和多達(dá)12個(gè)HBM內(nèi)存堆棧,以滿足AI芯片的高效率、低功耗的計(jì)算需求。
本文引用地址:
Broadcom 3.5D XDSiP的關(guān)鍵優(yōu)勢
增強(qiáng)的互聯(lián)密度:在堆疊的芯片之間實(shí)現(xiàn)了比F2B技術(shù)高7倍的信號(hào)密度。
更高的功率效率:通過使用3D HCB而不是平面的芯片間PHY,將芯片間接口的功耗降低了10倍。
降低延遲:在3D堆疊中,最小化了計(jì)算、內(nèi)存和I/O組件之間的延遲。
緊湊的封裝尺寸:使互連器和封裝尺寸更小,從而節(jié)省成本并改善封裝翹曲。
博通領(lǐng)先的F2F 3.5D XPU集成了四個(gè)計(jì)算芯片、一個(gè)I/O芯片和六個(gè)HBM模塊,利用臺(tái)積電先進(jìn)的工藝節(jié)點(diǎn)和2.5D CoWoS®封裝技術(shù)。博通基于行業(yè)標(biāo)準(zhǔn)工具的專有設(shè)計(jì)流程和自動(dòng)化方法學(xué)確保了芯片的首次成功,盡管其極為復(fù)雜。3.5D XDSiP已在關(guān)鍵IP塊(包括高速SerDes、HBM內(nèi)存接口和芯片間互連)上展示了完整的功能和出色的性能。這一成就凸顯了博通在設(shè)計(jì)和測試復(fù)雜3.5D集成電路方面的專業(yè)技能。
國產(chǎn)“領(lǐng)雁”AG50 輕型運(yùn)動(dòng)飛機(jī)改進(jìn)型成功首飛:一小時(shí)可飛近 200 公里,約耗 16 升普通汽油 10:06:18
谷歌推出量子芯片“Willow”:五分鐘完成超算“10 的 25 次方”年的計(jì)算 10:04:23
書寫新輝煌:三星押注 XR,首款輕量 AR 眼鏡計(jì)劃明年出貨 5 萬臺(tái) 10:02:17
iPad將全面升級(jí)OLED:蘋果要淘汰LCD 09:59:31
能加油才不焦慮 中國超4成的新能源車都帶油箱 09:57:37
多少錢你買!小米官宣新車YU7登熱搜 網(wǎng)友:男人的第二個(gè)妻 玉妻 09:56:11